mirror of
https://github.com/UzixLS/TSConf_MiST.git
synced 2025-07-19 07:11:22 +03:00
281 lines
5.2 KiB
Plaintext
281 lines
5.2 KiB
Plaintext
-- Copyright (C) 1991-2007 Altera Corporation
|
|
-- Your use of Altera Corporation's design tools, logic functions
|
|
-- and other software and tools, and its AMPP partner logic
|
|
-- functions, and any output files from any of the foregoing
|
|
-- (including device programming or simulation files), and any
|
|
-- associated documentation or information are expressly subject
|
|
-- to the terms and conditions of the Altera Program License
|
|
-- Subscription Agreement, Altera MegaCore Function License
|
|
-- Agreement, or other applicable license agreement, including,
|
|
-- without limitation, that your use is for the sole purpose of
|
|
-- programming logic devices manufactured by Altera and sold by
|
|
-- Altera or its authorized distributors. Please refer to the
|
|
-- applicable agreement for further details.
|
|
|
|
-- Quartus II generated Memory Initialization File (.mif)
|
|
|
|
WIDTH=16;
|
|
DEPTH=256;
|
|
|
|
ADDRESS_RADIX=HEX;
|
|
DATA_RADIX=HEX;
|
|
|
|
CONTENT BEGIN
|
|
000 : 0000;
|
|
001 : 0008;
|
|
002 : 0010;
|
|
003 : 0018;
|
|
004 : 2000;
|
|
005 : 2008;
|
|
006 : 2010;
|
|
007 : 2018;
|
|
008 : 4000;
|
|
009 : 4008;
|
|
00A : 4010;
|
|
00B : 4018;
|
|
00C : 6000;
|
|
00D : 6008;
|
|
00E : 6010;
|
|
00F : 6018;
|
|
010 : 0100;
|
|
011 : 0108;
|
|
012 : 0110;
|
|
013 : 0118;
|
|
014 : 2100;
|
|
015 : 2108;
|
|
016 : 2110;
|
|
017 : 2118;
|
|
018 : 4100;
|
|
019 : 4108;
|
|
01A : 4110;
|
|
01B : 4118;
|
|
01C : 6100;
|
|
01D : 6108;
|
|
01E : 6110;
|
|
01F : 6118;
|
|
020 : 0200;
|
|
021 : 0208;
|
|
022 : 0210;
|
|
023 : 0218;
|
|
024 : 2200;
|
|
025 : 2208;
|
|
026 : 2210;
|
|
027 : 2218;
|
|
028 : 4200;
|
|
029 : 4208;
|
|
02A : 4210;
|
|
02B : 4218;
|
|
02C : 6200;
|
|
02D : 6208;
|
|
02E : 6210;
|
|
02F : 6218;
|
|
030 : 0300;
|
|
031 : 0308;
|
|
032 : 0310;
|
|
033 : 0318;
|
|
034 : 2300;
|
|
035 : 2308;
|
|
036 : 2310;
|
|
037 : 2318;
|
|
038 : 4300;
|
|
039 : 4308;
|
|
03A : 4310;
|
|
03B : 4318;
|
|
03C : 6300;
|
|
03D : 6308;
|
|
03E : 6310;
|
|
03F : 6318;
|
|
040 : 0000;
|
|
041 : 0010;
|
|
042 : 4000;
|
|
043 : 4010;
|
|
044 : 0200;
|
|
045 : 0210;
|
|
046 : 4200;
|
|
047 : 4210;
|
|
048 : 2108;
|
|
049 : 0018;
|
|
04A : 6000;
|
|
04B : 6018;
|
|
04C : 0300;
|
|
04D : 0318;
|
|
04E : 6300;
|
|
04F : 6318;
|
|
050 : 0000;
|
|
051 : 0010;
|
|
052 : 4000;
|
|
053 : 4010;
|
|
054 : 0200;
|
|
055 : 0210;
|
|
056 : 4200;
|
|
057 : 4210;
|
|
058 : 0000;
|
|
059 : 0018;
|
|
05A : 6000;
|
|
05B : 6018;
|
|
05C : 0300;
|
|
05D : 0318;
|
|
05E : 6300;
|
|
05F : 6318;
|
|
060 : 0000;
|
|
061 : 0010;
|
|
062 : 4000;
|
|
063 : 4010;
|
|
064 : 0200;
|
|
065 : 0210;
|
|
066 : 4200;
|
|
067 : 4210;
|
|
068 : 2108;
|
|
069 : 0018;
|
|
06A : 6000;
|
|
06B : 6018;
|
|
06C : 0300;
|
|
06D : 0318;
|
|
06E : 6300;
|
|
06F : 6318;
|
|
070 : 0000;
|
|
071 : 0010;
|
|
072 : 4000;
|
|
073 : 4010;
|
|
074 : 0200;
|
|
075 : 0210;
|
|
076 : 4200;
|
|
077 : 4210;
|
|
078 : 0000;
|
|
079 : 0018;
|
|
07A : 6000;
|
|
07B : 6018;
|
|
07C : 0300;
|
|
07D : 0318;
|
|
07E : 6300;
|
|
07F : 6318;
|
|
080 : 0000;
|
|
081 : 0010;
|
|
082 : 4000;
|
|
083 : 4010;
|
|
084 : 0200;
|
|
085 : 0210;
|
|
086 : 4200;
|
|
087 : 4210;
|
|
088 : 2108;
|
|
089 : 0018;
|
|
08A : 6000;
|
|
08B : 6018;
|
|
08C : 0300;
|
|
08D : 0318;
|
|
08E : 6300;
|
|
08F : 6318;
|
|
090 : 0000;
|
|
091 : 0010;
|
|
092 : 4000;
|
|
093 : 4010;
|
|
094 : 0200;
|
|
095 : 0210;
|
|
096 : 4200;
|
|
097 : 4210;
|
|
098 : 0000;
|
|
099 : 0018;
|
|
09A : 6000;
|
|
09B : 6018;
|
|
09C : 0300;
|
|
09D : 0318;
|
|
09E : 6300;
|
|
09F : 6318;
|
|
0A0 : 0000;
|
|
0A1 : 0010;
|
|
0A2 : 4000;
|
|
0A3 : 4010;
|
|
0A4 : 0200;
|
|
0A5 : 0210;
|
|
0A6 : 4200;
|
|
0A7 : 4210;
|
|
0A8 : 2108;
|
|
0A9 : 0018;
|
|
0AA : 6000;
|
|
0AB : 6018;
|
|
0AC : 0300;
|
|
0AD : 0318;
|
|
0AE : 6300;
|
|
0AF : 6318;
|
|
0B0 : 0000;
|
|
0B1 : 0010;
|
|
0B2 : 4000;
|
|
0B3 : 4010;
|
|
0B4 : 0200;
|
|
0B5 : 0210;
|
|
0B6 : 4200;
|
|
0B7 : 4210;
|
|
0B8 : 0000;
|
|
0B9 : 0018;
|
|
0BA : 6000;
|
|
0BB : 6018;
|
|
0BC : 0300;
|
|
0BD : 0318;
|
|
0BE : 6300;
|
|
0BF : 6318;
|
|
0C0 : 0000;
|
|
0C1 : 0010;
|
|
0C2 : 4000;
|
|
0C3 : 4010;
|
|
0C4 : 0200;
|
|
0C5 : 0210;
|
|
0C6 : 4200;
|
|
0C7 : 4210;
|
|
0C8 : 2108;
|
|
0C9 : 0018;
|
|
0CA : 6000;
|
|
0CB : 6018;
|
|
0CC : 0300;
|
|
0CD : 0318;
|
|
0CE : 6300;
|
|
0CF : 6318;
|
|
0D0 : 0000;
|
|
0D1 : 0010;
|
|
0D2 : 4000;
|
|
0D3 : 4010;
|
|
0D4 : 0200;
|
|
0D5 : 0210;
|
|
0D6 : 4200;
|
|
0D7 : 4210;
|
|
0D8 : 0000;
|
|
0D9 : 0018;
|
|
0DA : 6000;
|
|
0DB : 6018;
|
|
0DC : 0300;
|
|
0DD : 0318;
|
|
0DE : 6300;
|
|
0DF : 6318;
|
|
0E0 : 0000;
|
|
0E1 : 0010;
|
|
0E2 : 4000;
|
|
0E3 : 4010;
|
|
0E4 : 0200;
|
|
0E5 : 0210;
|
|
0E6 : 4200;
|
|
0E7 : 4210;
|
|
0E8 : 2108;
|
|
0E9 : 0018;
|
|
0EA : 6000;
|
|
0EB : 6018;
|
|
0EC : 0300;
|
|
0ED : 0318;
|
|
0EE : 6300;
|
|
0EF : 6318;
|
|
0F0 : 0000;
|
|
0F1 : 0010;
|
|
0F2 : 4000;
|
|
0F3 : 4010;
|
|
0F4 : 0200;
|
|
0F5 : 0210;
|
|
0F6 : 4200;
|
|
0F7 : 4210;
|
|
0F8 : 0000;
|
|
0F9 : 0018;
|
|
0FA : 6000;
|
|
0FB : 6018;
|
|
0FC : 0300;
|
|
0FD : 0318;
|
|
0FE : 6300;
|
|
0FF : 6318;
|
|
END;
|